# UNIVERSIDADE FEDERAL DE SÃO PAULO ICT-UNIFESP





José Jailson Santos Craibas

Prof. Dr. Tiago de Oliveira Prof. Dr. Sérgio Ronaldo Barros

# LABORATÓRIO DE SISTEMAS COMPUTACIONAIS ARQUITETURA DE COMPUTADORES

DICAS DE IMPLEMENTAÇÃO DE CIRCUITOS DIGITAIS EM VERILOG ATRAVÉS DO SOFTWARE QUARTUS PRIME

# SUMÁRIO

| 1 | Objetivo                                                                           |       |  |
|---|------------------------------------------------------------------------------------|-------|--|
| 2 | Conceitos Básicos da HDL Verilog                                                   | 3     |  |
|   | 2.1 Sintaxe HDL Verilog                                                            |       |  |
|   | 2.1.1 Instanciação de Módulos em Verilog                                           |       |  |
|   | 2.2 Comentários em Verilog                                                         | 4     |  |
|   | 2.3 Números                                                                        | 4     |  |
|   | 2.3.1 Números Inteiros                                                             | 4     |  |
|   | 2.3.2 Números Base                                                                 | 4     |  |
|   | 2.4 Tipos de Dados                                                                 | 5     |  |
|   | 2.5 Laços e Desvios                                                                | ٦     |  |
| 3 | Operadores                                                                         | 7     |  |
|   | 3.1 Aritméticos                                                                    | 7     |  |
|   | 3.2 Sinais                                                                         |       |  |
|   | 3.3 Relacionais                                                                    |       |  |
|   | 3.4 Igualdade e Desigualdade                                                       |       |  |
|   | 3.5 Lógicos                                                                        |       |  |
|   | 3.6 Bit-wise                                                                       |       |  |
|   | 3.7 Deslocamentos                                                                  |       |  |
|   | 3.8 Concatenação e Replicação                                                      |       |  |
|   | 3.9 Reduções                                                                       |       |  |
|   | 3.10 Condicional                                                                   |       |  |
| 4 | Tipos de Circuitos                                                                 | 11    |  |
|   | 4.1 Circuitos Combinacionais                                                       | 11    |  |
|   | 4.2 Circuitos Sequenciais                                                          | 12    |  |
|   | 4.3 Atribuições                                                                    |       |  |
|   | 4.3.1 Diferenças Entre Atribuições Contínuas e Procedurais                         |       |  |
|   | 4.3.2 Diferenças Entre Atribuições nos Construtores <i>initial</i> e <i>always</i> |       |  |
|   | 4.3.3 Diferenças Entre Atribuições Bloqueantes e Não-Bloqueantes                   |       |  |
|   | 4.4 <b>Reset</b> Síncrono e Assíncrono                                             |       |  |
|   | 4.4.1 Reset Síncrono                                                               |       |  |
|   | 4.4.2 Reset Assíncrono                                                             |       |  |
| 5 | Templates Para Memórias RAM e ROM                                                  | $1_4$ |  |
|   | 5.1 Uso do Operador de Concatenação na Inicialização de Memórias RAM               |       |  |
| 6 | Assign Encadeado                                                                   |       |  |
| 7 | CONCLUSÃO                                                                          |       |  |
| 8 | REFERÊNCIAS BIBLIOGRÁFICAS                                                         |       |  |

# Lista de Tabelas

| 1 | Operadores HDL Verilog [1]                                     | 7  |
|---|----------------------------------------------------------------|----|
|   | Diferenças entre atribuições contínuas e procedurais [3]       |    |
| 3 | Diferenças entre atribuições bloqueantes e não-bloqueantes [3] | 13 |

# LISTINGS

# EXEMPLOS HDL VERILOG

| 1  | Declaração de módulos em Verilog                                         | 3  |
|----|--------------------------------------------------------------------------|----|
| 2  | Declaração de módulos encapsulados                                       | 3  |
| 3  | Módulo com atribuições de valores inteiros                               | 4  |
| 4  | Módulo com atribuições em bases numéricas diferentes                     | 5  |
| 5  | Laço for e desvios                                                       | 5  |
| 6  | Operadores aritméticos                                                   | 7  |
| 7  | Atribuindo sinais aos operandos                                          | 8  |
| 8  | Atribuição com operadores relacionais                                    | 8  |
| 9  | Atribuições usando operadores de igualdade e desigualdade                | 9  |
| 10 | Operadores lógicos usados no desvio $if$                                 | 9  |
| 11 | Atribuições de resultados de operadores binários                         | 9  |
| 12 | Deslocamentos à esquerda e à direita                                     | 10 |
| 13 | Concatenação com replicação de dados multidimensionais                   | 10 |
| 14 | Reduções sobre dados multidimensionais                                   | 11 |
| 15 | ,                                                                        | 11 |
| 16 | Circuito combinacional                                                   | 11 |
| 17 | Circuito sequencial                                                      | 12 |
| 18 | Inicialização ou reinicialização síncrona do circuito                    | 13 |
| 19 | Inicialização ou reinicialização assíncrona do circuito                  | 14 |
| 20 | Modelo básico de memória usando dados do tipo reg                        | 14 |
| 21 | 1                                                                        | 17 |
| 22 | Template ROM com um único clock e uma única porta                        | 18 |
| 23 | Aplicação do operador de concatenação para inicialização de templates de |    |
|    |                                                                          |    |
| 24 | Assign encadeado com o operador condicional                              | 19 |

# 1 Objetivo

Este manual visa à introdução de desenvolvimento de circuitos digitais em Verilog, a qual é uma linguagem de descrição de hardware HDL (Hardware Description Language) amplamente utilizada. Ela também pode ser usada para desenvolvimento de circuitos analógicos. Independentemente do tipo de circuito, a sintaxe e os conceitos lógicos permanecem os mesmos. Por mais, devido à implementação do processador ser feita via Verilog, o conhecimento de tipos de variáveis, blocos bloqueantes e não-bloqueantes, circuitos combinacionais e sequências e sincronização são relevantes.

# 2 Conceitos Básicos da HDL Verilog

Esta seção apresenta comandos básicos da linguagem, os quais podem ser utilizados na implementação do processador via Quartus Prime [2].

# 2.1 Sintaxe HDL Verilog

A elaboração de um circuito em Verilog inicializa-se com a declaração de um módulo, o qual é uma unidade básica que contém o circuito desejado. A declaração do módulo deve conter a lista de portas da interface:

module nome\_do\_modulo (conjunto\_de\_portas);

Em que *nome\_do\_modulo* é o nome do módulo e *conjunto\_de\_portas* é a lista de todas as portas, as quais podem ser *input*, *output* ou *inout*. Cada uma das portas é seperada por uma vírgula (,). No módulo Exemplo 1, os dados C e E são unidimensionais e os A, B, D são multidimensionais. Além disso, a finalização do módulo é identificada pela palavra reservada *endmodule*.

```
1  module Exemplo (A, B, C, D, E);
2
3  input [3:0] A, B;
4  input C;
5  inout [7:0] D;
6  output E;
7  endmodule
```

Exemplo 1: Declaração de módulos em Verilog

#### 2.1.1 Instanciação de Módulos em Verilog

Usando o Exemplo 1, pode-se criar um novo módulo que contenha diversas instâncias de módulos iguais ou diferentes. No Exemplo 2, o Exemplo 1 é instanciado duas vezes dentro de um único módulo. Portanto, essas instanciações são análogas às chamadas de funções, como, por exemplo, na linguagem de programação C. Contudo, em Verilog, são circuitos que estão sendo encapsulados.

```
1 module Instanciacao (A, B, C, D, E, a, b, c, d, e);
2
3 input [3:0] A, B, a , b;
4 input C, c;
5 inout [7:0] D, d;
6 output E, e;
7
8 Exemplo Exemplo_1 (.A(A), .B(B), .C(C), .D(D), .E(E));
9
Exemplo Exemplo_2 (.A(a), .B(b), .C(c), .D(d), .E(e));
11
```

Exemplo 2: Declaração de módulos encapsulados

#### 2.2 Comentários em Verilog

Ao desenvolver circuitos em HDL Verilog, o ato de adicionar comentários torna o código mais compreensível tanto ao projetista quanto aos possíveis usuários. Em Verilog há comentários aplicados em uma única linha ou em múltiplas. // é o símbolo de inicialização para uma única linha, já para múltiplas linhas, inicia-se com o símbolo /\* e finaliza-se com \*/. Segue abaixo um exemplo:

```
// Este é um comentário aplicado a uma única linha em Verilog
/* Este é um comentário aplicado a múltiplas linhas em Verilog.
Note que o comentário é inicializado com o símbolo "/*" e finalizado com "*/". */
```

#### 2.3 Números

#### 2.3.1Números Inteiros

Números inteiros em Verilog são declarados através da palavra reservada **integer** e o valor pode ser negativo. O Exemplo 4 demonstra algumas atribuições.

```
module NumeroInteiro ();
 \begin{array}{c} 2 \\ 3 \\ 4 \\ 5 \\ 6 \\ 7 \\ 8 \\ 9 \end{array}
          integer i,j,k;
                            j = -150;
k = -32;
10
          endmodule
```

Exemplo 3: Módulo com atribuições de valores inteiros

#### 2.3.2 Números Base

Números base são números inteiros que são declarados através de uma determinada base numérica. Eles são declarados da seguinte forma:

```
< numero\_inteiro > = < quantidade\_de\_bits > '< numero\_base > < valor > ;
Em que:
```

- < numero\_inteiro > é o nome do inteiro;
- < quantidade\_de\_bits > é a quantidade de bits que representa o número inteiro;
- $< numero\_base >$  é a base numérica, a qual pode ser o (octal); h (hexadecimal); d(decimal) ou b (binário);
- $\bullet$  <  $valor > \acute{e}$  o valor na base especificada;
- O Exemplo 5 demonstra algumas possibilidades de atribuição utilizando o recurso.

Exemplo 4: Módulo com atribuições em bases numéricas diferentes

### 2.4 Tipos de Dados

Verilog permite a manipulação de dois tipos de dados, **reg** e **net**. Reg (abreviação de Registrador) é um dado de armazenamento. Ele permite que o valor atribuído seja mantido até que outra atribuição seja efetuada. Por mais, é comumente usado em blocos **always** e **initial**. O tipo mais comum de **net** usado em Verilog é o **wire**. Ele é análogo a um fio físico em **hardware**, sendo assim, a informação contida numa variável **wire** é atualizada constantemente. Além disso, se na declaração de **input** ou **output** não for especificado o tipo de dado, o compilador do Quartus Prime o define como **wire**.

O tipo **reg** também pode indicar a sintetização de elementos sem memória, similar à declaração de elementos **wire**. Portanto, a diferenciação é feita com base na implementação do construtor **always** do projetista, o qual pode ser combinacional ou sequencial. Ou seja, se o dado declarado for do tipo **reg** e sua atribuição ocorre no bloco **always**, o qual possui parâmetros **posedge** ou **negedge**, certamente, o dado é de armazenamento. Se o construtor **always** funciona como um **latch** devido a alguma variável de controle que só é alterada em ciclos de **clock** dispersos, o valor do dado pode ser mantido até que ocorra outra atribuição à variável de controle. Por fim, se as atribuições internas ocorrem sempre, os dados **reg** são sintetizados como **wire**.

# 2.5 Laços e Desvios

A sintaxe e a semântica de laços e desvios são similares à lingugem de programação C. Exceto pela exigência de utilização em blocos **always**. Para desvios **if** e **else**, quando houver mais de uma atribuição, devem ser inicializados com a palavra reservada **begin** e finalizados com **end**. Já o desvio **case** é iniciado com a palavra reservada **case** e finalizado com **endcase**. O Exemplo 6 apresenta um módulo que utiliza o laço **for** e os demais casos citados acima.

```
module LacosEdesvios(a, b, c, cotrole, reset);
     input [3:0] a, b, c;
input [2:0] controle;
     output reg [3:0] x, y;
integer i;
      reg [31:0] dado [31:0];
10
     /* O simbolo "*" e usado para indicar que as atribuicoes internas serao executadas quando houver qualquer alteracao nas entradas do bloco. */
11
      always @(*) begin
12
13
               if(reset == 1) begin
14
                         for(i=0; i < 32; i=i + 1) begin
dado[i] <= 32'd0;
16
17
               else begin
20
22
                                   0: begin
```

```
y = a + c;
end

1: begin
x = 2*a;
y = c - 10;

31
end

32
33
default: begin
x = 1;
y = 1;
y = 1;
36
end

37

88
endcase
39
end
40
end
40
end
41
42
endmodule
```

Exemplo 5: Laçofore desvios

# 3 Operadores

Tabela 1: Operadores HDL Verilog [1]

| Operador Verilog         | Nome                               | Grupo Funcional |
|--------------------------|------------------------------------|-----------------|
|                          | seleção de bit ou parcela de vetor |                 |
| ( )                      | parênteses                         |                 |
| !                        | negação lógica                     | lógico          |
| ~                        | negação                            | bit-wise        |
| &                        | redução AND                        | redução         |
|                          | redução OR                         | redução         |
| ~&                       | redução NAND                       | redução         |
| ~                        | redução NOR                        | redução         |
| $\wedge$                 | redução XOR                        | redução         |
| ~ \land ou \land \land \ | redução XNOR                       | redução         |
| +                        | adição                             | aritmético      |
| -                        | subtração                          | aritmético      |
| *                        | multiplicação                      | aritmético      |
| /                        | divisão                            | aritmético      |
| %                        | resto                              | aritmético      |
| { }                      | concatenação                       | concatenação    |
| {{ }}                    | replicação                         | replicação      |
| >                        | maior que                          | relacional      |
| >=                       | maior ou igual a                   | relacional      |
| <                        | menor que                          | relacional      |
| <=                       | menor ou igual a                   | relacional      |
| <<                       | deslocamento à esquerda            | relacional      |
| >>                       | deslocamento à direita             | relacional      |
| ==                       | igualdade de caso                  | igualdade       |
| ! =                      | desigualdade de caso               | igualdade       |
| &                        | bit-wise AND                       | bit-wise        |
| $\land$                  | bit-wise XOR                       | bit-wise        |
|                          | bit-wise OR                        | bit-wise        |
| &&                       | AND                                | lógico          |
|                          | OR                                 | lógico          |
| ?:                       | condicional                        | condicional     |

Conforme a Tabela 1, a HDL Verilog oferece uma série de operadores e, portanto, nesta seção serão dados exemplos de como usá-los [1].

#### 3.1 Aritméticos

Há cinco operadores aritméticos em Verilog, os quais são utilizados entre dois operandos que podem ser unidimensionais ou multidimensionais. O Exemplo 7 mostra um módulo que utiliza os operadores citados.

<sup>1</sup> module Aritmetico (A, B, Y1, Y2, Y3, Y4, Y5);

Exemplo 6: Operadores aritméticos

#### 3.2 Sinais

Estes operadores definem um sinal positivo '+' ou negativo '-' para os operandos de uma determinada operação. Usualmente nenhum operador de sinal é definido, sendo assim, o caso default positivo '+' é usado. O Exemplo 8 demonstra algumas atribuições que usam sinais.

Exemplo 7: Atribuindo sinais aos operandos

#### 3.3 Relacionais

Os operadores relacionais comparam dois operandos e retornam um indicador de quando a relação comparada é verdadeira ou falsa. O resultado da comparação é 0 ou 1. Se a comparação for falsa retorna 0. Caso contrário, retorna 1. O Exemplo 9 atribui algumas variáveis usando operadores relacionais.

Exemplo 8: Atribuição com operadores relacionais

# 3.4 Igualdade e Desigualdade

Os operadores de igualdade e desigualdade são usados da mesma forma que os relacionais e retornam o indicador 0 para o caso falso e 1 para o verdadeiro. O Exemplo 10 atribui valor a algumas variáveis usando-os.

```
module Igualdade (A, B, Y1, Y2, Y3);

input [2:0] A, B;
output Y1, Y2;
output [2:0] Y3;

reg Y1, Y2;
reg [2:0] Y3;

always @(A or B)
begin

Y1=A==B; //Y1=1 se A e equivalente a B
Y2=A!=B; //Y2=1 se A neo e equivalente a B
if (A==B) //obrigatorio uso de parenteses

Y3=A;
else

Y3=A;
end
endmodule
```

Exemplo 9: Atribuições usando operadores de igualdade e desigualdade

### 3.5 Lógicos

Operadores de comparação lógica são usados conjuntamente com os operadores relacionais e de igualdade. Eles possibilitam múltiplas comparações em uma única expressão. O Exemplo 11 mostra alguns casos de uso.

Exemplo 10: Operadores lógicos usados no desvio if

#### 3.6 Bit-wise

Os operadores lógicos binários (bit-wise) relacionam dois ou múltiplos operandos em cada lado e retorna um único bit como resultado. A única exceção é o operador NOT, o qual só nega o operando que segue após sua declaração. A HDL Verilog não possui operadores para NAND ou NOR, eles podem ser implementados através da negação dos operadores AND e OR, respectivamente. O Exemplo 12 apresenta diversos casos de atribuições usando-os.

```
Y(0) = A(0) & B(0);
                                                                       //binario AND
                                                                       //binario OR
                                                (1)=A(1)|B(1);
13
                                               Y(2) = !(A(2)&B(2)):
                                                                      //negacao AND
                                                (3) = !(A(3)|B(3));
                                               Y(4) = A(4) ^B(4);
Y(5) = A(5) ~ ^B(5);
                                                                       //binario XOR
16
                                                                       //binario XNOR
17
                                               Y(6) = !A(6);
                                                                       //negacao unitaria
                          end
     endmodule
```

Exemplo 11: Atribuições de resultados de operadores binários

#### 3.7 Deslocamentos

Os operadores de deslocamento lógico requerem dois operandos. O operando anterior ao operador contém o dado que será deslocado e o operando posterior contém o número de bits que serão deslocados. o valor 0 é usado para preencher as lacunas deslocadas. O Exemplo 13 apresenta os casos de deslocamentos à esquerda e à direita de três bits.

Exemplo 12: Deslocamentos à esquerda e à direita

# 3.8 Concatenação e Replicação

O operador de concatenação { , } concatena os bits de dois ou mais dados. Os dados podem ser unidimensinais (um único bit) ou multidimensinais (múltiplos bits). Múltiplas concatenações podem ser executadas com uma constante como prefixo e é conhecido como operador de replicação {constante{ }}. O módulo do Exemplo 14 usa desses dois operadores para concatenar dados multidimensionais (vetores de bits).

Exemplo 13: Concatenação com replicação de dados multidimensionais

# 3.9 Reduções

Verilog possui seis operadores de redução, os quais aceitam um único operando vetor (múltiplos bits). Cada um deles executa uma determinada redução bit-wise (único bit) sobre todos os bits do operando, e retorna um único bit como resultado. No Exemplo 15,

o operando A de quatro bits é usado pelo operador de redução AND, o qual opera sobre todos os bits de A e produz Y1.

```
module Reducao (A, Y1, Y2, Y3, Y4, Y5, Y6);
 \frac{3}{4}
                              input [3:0] A;
                              output Y1, Y2, Y3, Y4, Y5, Y6; reg Y1, Y2, Y3, Y4, Y5, Y6;
 7
8
9
                               always @(A)
10
                                                       Y1=&A; //reducao AND
                                                       Y2=|A; //reducao OR
Y3=~&A; //reducao NAND
11
                                                       Y4=~|A; //reducao NOR
Y5=^A; //reducao XOR
13
                                                       Y6=~^A; //reducao XNOR
15
                              end
      endmodule
```

Exemplo 14: Reduções sobre dados multidimensionais

#### 3.10 Condicional

Uma expressão que usa o operador condicional executa a expressão lógica anterior ao símbolo de interrogação '?'. Se a expressão é verdadeira, então a expressão anterior ao símbolo dois pontos ':' é o resultado; caso contrário, a expressão posterior ao símbolo dois pontos ':' é definida como resultado. O Exemplo 16 utiliza deste operador para realizar uma atribuição no interior do bloco *always*.

Exemplo 15: Atribuição de variáveis usando o operador condicional

# 4 Tipos de Circuitos

#### 4.1 Circuitos Combinacionais

Os circuitos combinacionais são caracterizados pela atribuição de sinais em função das entradas atuais do sistema. Ou seja, a determinação da saída é efetuada unicamente através das entradas. No Exemplo 17 os registradores a e b são modificados sempre que houver alterações nas entradas val1 e val2.

```
module combinacional (val1, val2, a, b);
input val1, val2;
output reg a, b;

// As atribuicoes de a e b ocorrem sempre que ha alguma alteracao das entradas val1 e val2
always @(val1 or val2) begin

a = val1;
b = val2;
end
```

Exemplo 16: Circuito combinacional

# 4.2 Circuitos Sequenciais

Os circuitos sequenciais são formados por circuitos combinacionais e elementos de memória (flip-flops). Sendo assim, a definição da saída do sistema depende tanto das entradas do sistema como do estado atual do sistema. Em verilog, eles são implementados através do construtor always conjuntamente às palavras reservadas posedge e negedge. No primeiro caso, a saída do sistema só é atualizada na transição 0 -> 1 do relógio do sistema (clock), ou seja, enquanto a transição não ocorre, o estado anterior do sistema é mantido. Já no segundo caso, a atualização só ocorre na transição 1 -> 0 do (clock). No Exemplo 18, os registradores a e b só são atualizados na transição 1 -> 0 do (clock).

Exemplo 17: Circuito sequencial

# 4.3 Atribuições

#### 4.3.1 Diferenças Entre Atribuições Contínuas e Procedurais

Tabela 2: Diferenças entre atribuições contínuas e procedurais [3]

| Atribuição Contínua                                                              | Atribuição Procedural                                                                                               |
|----------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|
| Atribui valor a dados do tipo nets (wire)                                        | Atribui valor a dados do tipo <i>reg</i>                                                                            |
| Variáveis e <i>nets (wire)</i> atribuem valores às portas continuamente          | Resultados de operações envolvendo variáveis e <i>nets (wire)</i> podem ser armazenados em variáveis                |
| Usado para inferir lógica<br>combinacional                                       | Usado para inferir elementos de armazenamento como <i>flip-flops</i> e <i>latches</i> e também lógica combinacional |
| Atribuições ocorrem de forma contínua                                            | Valor atribuído anteriormente à variável<br>é mantido até que outra atribuição seja efetuada                        |
| Ocorrem em atribuições para os tipos wire, port e net                            | Ocorre em construtores always e initial                                                                             |
| Exemplo: wire saida = entrada1 & entrada2; ou assign saida = entrada1 & entrada2 | Exemplo: always @(posedge clock)  reg $<=$ entrada;  ou always @(a or b or s) $y = (s == 1)$ ? a : b;               |

#### 4.3.2 Diferenças Entre Atribuições nos Construtores initial e always

Atribuições contidas nos construtores *initial* e *always* são ambas procedurais e diferem no tempo em que são executadas durante a simulação. Enquanto o primeiro só é executado até a última instrução do bloco, ou seja, só executa uma vez, o segundo executa indefinidamente.

#### 4.3.3 Diferenças Entre Atribuições Bloqueantes e Não-Bloqueantes

Atribuições bloqueantes e não-bloqueantes são ambas atribuições procedurais e diferem no comportamento lógico e de sintetização.

Tabela 3: Diferenças entre atribuições bloqueantes e não-bloqueantes [3]

| Atribuição Bloqueante                                                                                                                                                                          | Atribuição Não-Bloqueante                                                                                                                                                  |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Quando múltiplas atribuições bloqueantes estão<br>sendo executadas, a atribuição posterior é<br>bloqueada até que a anterior seja efetuada, ou seja,<br>as atribuições são feitas em sequência | Múltiplas atribuições não-bloqueantes<br>podem ser executadas paralelamente<br>no próximo ciclo de execução da simulação                                                   |
| Recomenda-se usar em blocos combinacionais do construtor <i>always</i>                                                                                                                         | Recomenda-se usar em blocos sequênciais<br>do construtor <i>always</i>                                                                                                     |
| Pode ser usada em atribuições procedurais como <i>initial</i> , <i>always</i> e em atribuições contínuas para tipo <i>net (wire)</i> como nas declarações de <i>assign</i>                     | Só pode ser usada em atribuições procedurais<br>como <i>initial</i> e <i>always</i> .<br>Atribuições contínuas como nas<br>declarações de <i>assign</i> não são permitas   |
| O sinal do operador é '='                                                                                                                                                                      | O sinal do operador é '<='                                                                                                                                                 |
| Exemplo: always @(posedge clock) a = b; c = d; A atribuição do registrador c só ocorrerá após a atribuição do a                                                                                | Exemplo: always @(posedge clock) reg1 <= entrada1; reg2 <= entrada2; A atribuição do registrador reg1 pode ocorrer depois da atribuição do reg2 ou até mesmo paralelamente |

#### 4.4 Reset Síncrono e Assíncrono

#### 4.4.1 Reset Síncrono

No reset síncrono, a reinicialização do sistema só ocorre quando o sinal de reset estiver ativo e a transição 0 - > 1 (posedge) ou 1 - > 0 (negedge) do clock ocorrer. No Exemplo 19, há um exemplo básico de inicialização ou reinicialização do circuito sequencial, nele os registradores a e b são setados em 0 quando o sinal reset está ativo conjuntamente a uma transição 0 - > 1 (posedge) do clock.

```
16 end
17 endmodule
```

Exemplo 18: Inicialização ou reinicialização síncrona do circuito

#### 4.4.2 Reset Assíncrono

Na reinicialização assíncrona, o sinal de reset é independente do sinal de clock. Portanto, quando ocorre a transição 0 - > 1 (posedge) ou 1 - > 0 (negedge) do reset, o circuito será reinicializado. No Exemplo 20, há um exemplo básico de inicialização ou reinicialização do circuito sequencial, nele os registradores a e b são setados em 0 quando o sinal reset transita de 1 - > 0 (negedge), independentemente da transição do clock.

Exemplo 19: Inicialização ou reinicialização assíncrona do circuito

# 5 Templates Para Memórias RAM e ROM

Comumente, os elementos *reg* são usados para implementar memórias RAM, conforme o Exemplo 21. Nele, são criadas 32 unidades de memória com 32 bits, as quais são acessadas de acordo com o código Verilog a ser descrito pelo projetista. Dependendo do código descrito e do tamanho dessa memória, o software Quartus Prime pode gerar muitos elementos lógicos para mapeá-las no FPGA, aumentando consideravelmente o tempo de compilação do projeto.

Portanto, recomenda-se utilizar os templates disponibilizados no próprio software Quartus Prime para a implementação de memórias RAM e ROM, o que permitirá ao Quartus Prime inferir módulos de memória interna ao invés de elementos lógicos, otimizando o tempo de compilação. A seguir, apresenta-se o procedimento utilizado no software Quartus Prime para a adição de memórias RAM e ROM utilizando templates.

```
module ExemploMemroria();

parameter tamanho = 32;

// Declaracao de 32 registradores de 32 bits
reg [tamanho-1:0] Registers[tamanho-1:0];

endmodule
```

Exemplo 20: Modelo básico de memória usando dados do tipo reg

A Figura 1 apresenta a adição de um novo arquivo HDL Verilog no ambiente da ferramenta Quartus II. O PASSO 1 (new) possibilita a criação de um novo arquivo e o PASSO 2 (Verilog HDL File) especifica o tipo do novo arquivo.



Figura 1: Adiciona novo arquivo do tipo HDL Verilog no Quartus II

Após adicionar o novo arquivo através dos passos da Figura 1, edite-o através da opção edit e selecione Insert Template conforme os PASSOS 3 e 4, respectivamente, da Figura 2.



Figura 2: Seleciona novo template a ser adicionado ao arquivo HDL Verilog do Quartus II

A Figura 3 apresenta a tela posterior ao PASSO 4 da Figura 2. Nessa etapa é definida a linguagem do template.



Figura 3: Seleciona linguagem do template a ser adicionado Quartus II

No próximo passo, Figura 4, é selecionada a opção de templates para RAM (Random Access Memory) e ROM(Read Only Memory).



Figura 4: Seleciona templates para RAM e ROM

Na Figura 5, há diversas opções de templates para memórias RAM e ROM, contudo, neste manual são exemplificados os templates RAM com clock duplo ( $Simple\ Dual\ Port\ RAM\ (dual\ clock)$ ) e o ROM com porta única ( $Single\ Port\ ROM$ ).



Figura 5: Adição de template para RAM com clock duplo

Após inserir o template via PASSO 8 da Figura 5, o código do Exemplo 21 é inserido no arquivo HDL Verilog criado. Nele, pode-se alterar o nome do módulo HDL Verilog ( $simple\_dual\_port\_ram\_dual\_clock$ ); o número de bits do dado  $DATA\_WIDTH$  e o tamanho do endereço de escrita e leitura  $ADDR\_WIDTH$ . Por mais, o tamanho da memória é definido como  $2^{ADDR\_WIDTH} - 1$  e a escrita e a leitura de dados são feitas em clocks distintos.

```
// Quartus Prime Verilog Template
// Simple Dual Port RAM with separate read/write addresses and
// separate read/write clocks
 3
       module simple_dual_port_ram_dual_clock
 6
7
      #(parameter DATA_WIDTH=8, parameter ADDR_WIDTH=6)
                  input [(DATA_WIDTH-1):0] data,
input [(ADDR_WIDTH-1):0] read_addr, write_addr,
10
                  input we, read_clock, write_clock,
output reg [(DATA_WIDTH-1):0] q
11
      );
12
\frac{14}{15}
                  // Declare the RAM variable
reg [DATA_WIDTH-1:0] ram[2**ADDR_WIDTH-1:0];
16
                  always @ (posedge write_clock)
18
20
                              if (we)
21
22
                                         ram[write_addr] <= data;
23
24
                  always @ (posedge read_clock)
25
26
                              // Read
27
28
                              q <= ram[read_addr];
29
       endmodule
```

Exemplo 21: Template RAM com clock duplo

A Figura 6 e o Exemplo 22 apresentam os mesmos passos da Figura 5 e do Exemplo 21. Exceto pelo template adicionado simular uma memória ROM com um único clock e uma única porta. Nesse caso, a inicialização da memória é feita por um arquivo 'sin-gle\_port\_rom\_init.txt', o qual pode ser renomeado e deve ser adicionado no diretório em que o arquivo do módulo foi criado. Além disso, os dados do arquivo de inicialização devem estar na base binária.



Figura 6: Template ROM HDL Verilog

```
// Quartus Prime Verilog Template
// Single Port ROM
       module single_port_rom
#(parameter DATA_WIDTH=8, parameter ADDR_WIDTH=8)
 5
6
7
                     input [(ADDR_WIDTH-1):0] addr,
                    input clk,
output reg [(DATA_WIDTH-1):0] q
       );
10
                     // Declare the ROM variable
12
13
14
                    reg [DATA_WIDTH-1:0] rom[2**ADDR_WIDTH-1:0];
                    // Initialize the ROM with $readmemb. Put the memory contents
// in the file single_port_rom_init.txt. Without this file,
// this design will not compile.
15
16
17
18
                    // See Verilog LRM 1364-2001 Section 17.2.8 for details on the // format of this file, or see the "Using $readmemb and $readmemh" // template later in this section.
19
20
21
22
\frac{23}{24}
                    initial
begin
25
26
27
28
29
                                  $readmemb("single_port_rom_init.txt", rom);
                     always @ (posedge clk)
                    begin
                                  q <= rom[addr];
\frac{31}{32}
        endmodule
```

Exemplo 22: Template ROM com um único clock e uma única porta

Para finalizar, basta salvar o template adicionado ao projeto conforme indica a Figura 7 e compilá-lo.



Figura 7: Finalização da inserção do template

# 5.1 Uso do Operador de Concatenação na Inicialização de Memórias RAM

Nos templates de memória RAM, há a possibilidade de inicializá-los através do construtor *initial*, no qual é possível usar os operadores vistos na seção 3 deste manual, Tabela 1. O Exemplo 24 apresenta uma aplicação do operador de concatenação.

```
// Quartus Prime Verilog Template
         // Simple Dual Port RAM with separate read/write addresses and // separate read/write clocks
         module MEMORY BIOS
 6
         #(parameter DATA_WIDTH=32, parameter ADDR_WIDTH=8)
                        input [(DATA_WIDTH-1):0] data,
input [(ADDR_WIDTH-1):0] read_addr, write_addr,
                        input we, read_clock, write_clock,
output reg [(DATA_WIDTH-1):0] q
10
        );
14
                         // Declare the RAM variable
                         reg [DATA_WIDTH-1:0] ram[2**ADDR_WIDTH-1:0];
16
                        initial begin
ram[0] = {6'd10, 26'd92};
ram[1] = {6'd11, 5'd0, 5'd0, 16'd0};
ram[2] = {6'd11, 5'd0, 5'd0, 16'd0};
ram[3] = {6'd11, 5'd0, 5'd0, 16'd0};
ram[4] = {6'd3, 5'd0, 5'd0, 16'd0};
ram[5] = {6'd1, 5'd0, 5'd30, 16'd5};
ram[6] = {6'd3, 5'd24, 5'd30, 16'd5};
ram[6] = {6'd3, 5'd24, 5'd30, 16'd1};
ram[7] = {6'd25, 5'd0, 5'd0, 16'd0};
end
18
                                                                                                             // nop RO, RO, O
// nop RO, RO, O
// nop RO, RO, O
20
23
24
                                                                                                                    // sw R24, R30, 1
// OUTLCD R0, R0, 0
26
                         // Restante do codigo
         endmodule
```

Exemplo 23: Aplicação do operador de concatenação para inicialização de templates de memória RAM

# 6 Assign Encadeado

O construtor assign é normalmente utilizado em atribuições contínuas e conjuntamente com o operador condicional apresentado na Tabela 1 pode auxiliar na construção de módulos.

O operador condicional pode ser utilizado de forma encadeada, ou seja, a expressão posterior ao símbolo dois pontos ':' pode conter uma nova expressão e assim sucessivamente. No entanto, ao utilizá-lo, deve-se considerar a ordem de precedência das comparações realizadas a fim de que o resultado seja condizente com o esperado. O Exemplo 25 mostra uma atribuição em que o caso falso apresenta uma nova expressão lógica a ser verificada.

```
1 module AssignCondicional (A, B, C, D, F, sinal1, sinal2, sinal3, sinal4);
3 input [2:0] B, C, D, F;
5 input sinal1, sinal2, sinal3, sinal4;
6 output [2:0] A;
7 assign A = ((sinal1==0 || sinal2==1) && (sinal3==1 && sinal4==0)) ? B : (sinal3==0) ? D : (sinal4==0) ? F : 3'd0;
```

Exemplo 24: Assign encadeado com o operador condicional

# 7 CONCLUSÃO

Este manual contém apenas uma introdução ao uso da HDL Verilog como meio de implementação de circuitos. Contudo, apresenta conteúdo suficiente para elaboração de um processador básico. A utilização de sites, tutoriais e livros potencializa o desenvolvimento e a compreensão de circuitos e projetos mais complexos.

# 8 REFERÊNCIAS BIBLIOGRÁFICAS

- [1]. Nanometer Design Laboratory. Operadores HDL Verilog.. Disponível em:  $https://www.utdallas.edu/\sim akshay.sridharan/index_files/Page5212.htm$ . Acessado em 20/04/2018.
- [2] LEE, Weng Fook. Verilog Coding for Logic Synthesis [Chapter Three]. Canada: John Wiley & Sons, 2003.
- [3] CHONNAD, Shivakumar & BALACHANDER, Needamangalam. Verilog: Frequently Asked Questions: Language, Applications and Extensions[Chapter one]. Boston: Springer Science + Business Media, Inc., 2004.